鉴于对X48平台前端总线瓶颈的切身体验,笔者意识到一个十分现实的问题。内存频率发展至今已比当年的DDR1代内存提升了数倍,而年岁更高的前端总线技术如今也只是频率增加,架构并未更新。无论MCH北桥支持单或双通道,最终都必须经过这唯一的FSB传递至处理器缓存,若单条内存的带宽已经基本满足需求,那么我们曾为之津津乐道的双通道岂不成了摆设。
●低前端总线X48单、双通道对比
空想无凭无据,唯有测试结果使人信服。首先在处理器保持默认,内存运行DDR3-1333的状态下测试X48平台单、双通道下的内存效率,软件使用Everest。
测试结果初步验证了笔者的猜测,双通道相对单通道的性能提升甚至可以归为浮动误差范围内。以上状态系统的FSB为标准的1333MHz,那么如果我们大幅度提升FSB,是否可以减小瓶颈,凸显差距呢?
●高前端总线X48单、双通道对比
接着,我们测试X48平台在FSB 2000MHz时的单、双通道性能情况,此时内存3:5异步运行于DDR3-1666。
测试结果依然告诉我们,单纯地提高FSB频率,也难以让双通道性能发挥了。速度惊人的DDR3内存终于让这条年迈的总线遭遇了架构瓶颈,而不是频率瓶颈。